• [공학]논리회로 실험 - 기초 논리 게이트[basic logic gate]와 부울방정식과 드모르간 법칙   (1 )
    1

  • [공학]논리회로 실험 - 기초 논리 게이트[basic logic gate]와 부울방정식과 드모르간 법칙   (2 )
    2

  • [공학]논리회로 실험 - 기초 논리 게이트[basic logic gate]와 부울방정식과 드모르간 법칙   (3 )
    3

  • [공학]논리회로 실험 - 기초 논리 게이트[basic logic gate]와 부울방정식과 드모르간 법칙   (4 )
    4

  • [공학]논리회로 실험 - 기초 논리 게이트[basic logic gate]와 부울방정식과 드모르간 법칙   (5 )
    5

  • [공학]논리회로 실험 - 기초 논리 게이트[basic logic gate]와 부울방정식과 드모르간 법칙   (6 )
    6

  • [공학]논리회로 실험 - 기초 논리 게이트[basic logic gate]와 부울방정식과 드모르간 법칙   (7 )
    7



  • ̸
    7 Pg
    մϴ.
Ŭ : ũԺ
  • [공학]논리회로 실험 - 기초 논리 게이트[basic logic gate]와 부울방정식과 드모르간 법칙   (1 )
    1

  • [공학]논리회로 실험 - 기초 논리 게이트[basic logic gate]와 부울방정식과 드모르간 법칙   (2 )
    2

  • [공학]논리회로 실험 - 기초 논리 게이트[basic logic gate]와 부울방정식과 드모르간 법칙   (3 )
    3

  • [공학]논리회로 실험 - 기초 논리 게이트[basic logic gate]와 부울방정식과 드모르간 법칙   (4 )
    4

  • [공학]논리회로 실험 - 기초 논리 게이트[basic logic gate]와 부울방정식과 드모르간 법칙   (5 )
    5

  • [공학]논리회로 실험 - 기초 논리 게이트[basic logic gate]와 부울방정식과 드모르간 법칙   (6 )
    6

  • [공학]논리회로 실험 - 기초 논리 게이트[basic logic gate]와 부울방정식과 드모르간 법칙   (7 )
    7




  • (ū ̹)
    ̸
    7 Page
    մϴ.
Ŭ : ݱ
X ݱ
巡 : ¿̵

[공학]논리회로 실험 - 기초 논리 게이트[basic logic gate]와 부울방정식과 드모르간 법칙

실험과제 > 전기전자 ٷΰ
ã
Ű带 ּ
( Ctrl + D )
ũ
Ŭ忡 Ǿϴ.
ϴ ֱ ϼ
( Ctrl + V )
 : [공학]논리회로 실험 - 기초 논리 게이트[basic logic gate]와 부울방정식과 ~.hwp   [Size : 2 Mbyte ]
з   7 Page
  1,500

īī ID
ٿ ޱ
ID
ٿ ޱ
̽ ID
ٿ ޱ


/
실험. Basic Gates
I. 목적
- 기본적인 logic gates(AND, OR, NOT, NAND, NOR, XOR)에 대하여 알아보고 이러한 gate들로 구성된 logic 회로에서의 Boolean equation과 De Morgan의 이론에 대하여 알아본다.
II. 실 험 결 과 분 석

(1) 3-input AND gate ⇒ Truth tableInputOutputA (Volt)B (Volt)C (Volt)Y (Volt)0000005.95005.95005.9500005.955.9505.9505.9505.955.95005.955.955.955.34

A〓1, B〓1, C〓1 일 때의 회로도
A〓1, B〓0, C〓1 일 때의 회로도 A〓0, B〓1, C〓0 일 때의 회로도 A〓0, B〓0, C〓0 일 때의 회로도
3-input AND gate의 logic diagram 3-in...
/
실험. Basic Gates
I. 목적
- 기본적인 logic gates(AND, OR, NOT, NAND, NOR, XOR)에 대하여 알아보고 이러한 gate들로 구성된 logic 회로에서의 Boolean equation과 De Morgan의 이론에 대하여 알아본다.

II. 실 험 결 과 분 석
(1) 3-input AND gate ⇒ Truth tableInputOutputA (Volt)B (Volt)C (Volt)Y (Volt)0000005.95005.95005.9500005.955.9505.9505.9505.955.95005.955.955.955.34
A〓1, B〓1, C〓1 일 때의 회로도

A〓1, B〓0, C〓1 일 때의 회로도 A〓0, B〓1, C〓0 일 때의 회로도 A〓0, B〓0, C〓0 일 때의 회로도

3-input AND gate의 logic diagram 3-input AND gate의 simulation

논리값이 True(5.34V)일 때의 오실로스코프 화면 논리값이 False(0V)일 때의 오실로스코프 화면


분석
- boolean equation ()이 Truth table, simulation의 결과값을 만족함을 모두 만족함을 확인 할 수 있다.

(2) (a) 3-input OR gate ⇒ Truth tableInputOutputA (Volt)B (Volt)C (Volt)Y (Volt)0000005.955.3405.9505.345.95005.3405.955.955.345.9505.955.345.955.9505.345.955.955.955.34
3-input OR gate의 A〓1, B〓1, C〓0 일 때의 회로도
InputOutput (V)A (Volt)B (Volt)C (Volt)Y (Volt)0005.34005.955.3405.9505.345.95005.3405.955.955.345.95…(생략)


ڷ
ID : leew*****
Regist : 2013-04-24
Update : 2017-03-23
FileNo : 11064476

ٱ

연관검색(#)
공학   논리회로   실험   기초   논리   게이트   basic   logic   gate   부울방정식과   드모르간   법칙  


ȸҰ | ̿ | ޹ħ | olle@olleSoft.co.kr
÷Ʈ | : 408-04-51642 ֱ 걸 326-6, 201ȣ | ä | : 0561ȣ
Copyright ÷Ʈ All rights reserved | Tel.070-8744-9518
̿ | ޹ħ olle@olleSoft.co.kr
÷Ʈ | : 408-04-51642 | Tel.070-8744-9518